BUSES.
Enviado por Mikki • 2 de Abril de 2018 • 1.449 Palabras (6 Páginas) • 319 Visitas
...
En cuanto a la transferencia Asíncrona para la lectura el dispositivo maestro inicia el proceso dando la dirección del dato deseado; luego de un tiempo activa la señal de sincronismo (ciclo bus) y también da el tipo de transferencia. El esclavo coloca del dato en el bus, activando la señal #DACK (reconocimiento de transferencia); al detectar esto, el maestro captura el dato e indica que terminó el ciclo, deshabilitando la señal #AS, seguidamente quita la dirección del bus y el esclavo retira el dato del bus por la señal #AS deshabilitada, y desactiva #DACK por el término del ciclo #AS. Siguiendo con escritura el dispositivo maestro inicia el proceso dando la dirección del dato deseado, luego de un tiempo activa la señal de sincronismo (ciclo bus) e indica el tipo de transferencia; se activa #AS y el maestro coloca el dato a almacenar, activando la señal #DS, para que los esclavos sepan que el dato ya está en el bus y al recibirlo activen la #DACK para señalar que el dato fue almacenado, ahora el maestro deshabilita #AS dando por terminado el ciclo.
Tipos:
Bus del Procesador: da comunicaciones entre el CPU y el conjunto de chips (Chips set). Se transfieren datos entre el CPU y el bus principal del sistema y entre el CPU y el caché de memoria externa. Es el bus más rápido del sistema y opera a la misma velocidad de reloj como lo hace de forma externa el CPU. Sus circuitos eléctricos son utilizados para los datos, direcciones y el control del sistema, pudiendo por cada uno o dos ciclos de reloj transferir un bit de dato por línea de dato, ya que está vinculado con las conexiones externas de pins del procesador. La velocidad de transferencia se obtiene mediante la multiplicación del tamaño del dato por la velocidad del bus de reloj; a éste resultado se lo conoce como “Ancho de Banda del Bus”.
Bus de Memoria: sirve para la transferencia de información entre el CPU y la memoria RAM. Puede estar integrado al bus procesador; pero comúnmente está separado e implementado con chips dedicados a la transferencia de datos entre el procesador y bus de memoria; además de encargarse del bus de entrada - salida. Entre la interfaz del bus de memoria y procesador, habrá un controlador de bus. Su velocidad al transferir información es menor a la del bus de procesamiento. Los módulos de memoria sencilla (SIMMs) y dual en línea (DIMMs) se conectan al bus mediante ranuras de memoria.
Bus de direcciones: es subconjunto del bus del procesador y de memoria. Este se usa para indicar qué dirección en memoria o qué dirección en el bus de sistema se empleara en una operación de transferencia de datos. Este indica con precisión en donde ocurrirá la siguiente transferencia de bus o de memoria, su tamaño determina también la cantidad de memoria que la CPU puede direccionar en forma directa.
El bus de e/s: o ranuras de expansión es lo que permite al CPU comunicarse con los dispositivos periféricos, le permite agregar dispositivos en su computadora para ampliar su capacidad. Existen ranuras de tarjeta vertical y se usan cuando un distribuidor desea producir una computadora que sea más baja en altura de lo normal y ranuras de tarjeta horizontal. Se usa para acelerar el sistema: el bus master es un adaptador con su propio procesador que puede ejecutar operaciones en forma independiente de la CPU. Para su adecuado funcionamiento depende de CHIP ISP.
El BUS PCI (Interconexión de componentes periféricos), llamado también BUS MEZZANIME, este utiliza el bus del sistema para incrementar la velocidad de reloj del bus y aprovechar por completo la trayectoria de datos de la CPU. La información se transfiere a través del bus PCI a 33 MHZ, al total de datos de la CPU. Los verdaderos sistemas PnP son capaces de configurar las adaptadores de manera automática, ya a partir de 1995, la mayoría de los sistemas compatibles con PC tienen incluidos un BIOS PnP permitiendo la configuración Pnp automática.
...