Essays.club - Ensayos gratis, notas de cursos, notas de libros, tareas, monografías y trabajos de investigación
Buscar

REGISTRO DE DESPLAZAMIENTO DE ENTRADA Y SALIDA EN SERIE

Enviado por   •  8 de Abril de 2018  •  953 Palabras (4 Páginas)  •  550 Visitas

Página 1 de 4

...

Figura muestra un dispositivo de 4 bits implementado con flip-flops D. Con cuatro etapas, este registro

puede almacenar hasta cuatro bits de datos.

La Figura ilustra la introducción en el registro de cuatro bits, 1010, comenzando por el bit más a la

derecha. Inicialmente, el registro se borra (CLEAR). Se aplica un 0 en la línea de entrada de datos, lo que hace D = 0 en el flip-flop FF0. Cuando se aplica el primer impulso de reloj, FF0 pasa al estado RESET, almacenando el 0.

A continuación se aplica a la entrada de datos el segundo bit que, en este caso, es 1, lo que hace que D =1 en FF0 y D = 0 en FF1 debido a que la entrada D de FF1 está conectada a la salida Q0. Cuando se produce el segundo impulso de reloj, el 1 de la entrada de datos de FF0 se desplaza, pasando este flip-flop al estado SET, y el 0 que había en FF0 se desplaza a FF1.

El tercer bit, un 0, se introduce por la línea de entrada de datos y se aplica un impulso de reloj. El 0 entra en FF0, el 1 almacenado en éste se desplaza a FF1 y el 0 almacenado en FF1 se desplaza a FF2.

El último bit, que es un 1, se aplica a la entrada de datos y se aplica el siguiente impulso de reloj. Ahora el 1 entra en FF0, el 0 almacenado en éste se desplaza a FF1, el 1 almacenado en FF1 se desplaza a FF2, y el 0 almacenado en FF2 se desplaza a FF3. Esto completa la introducción en serie de los cuatro bits en el registro de desplazamiento, donde pueden quedar almacenados el tiempo que se desee, siempre que los flip-flops estén alimentados con la tensión continua necesaria. Si se desea extraer los datos del registro, los bits deben desplazarse en serie hasta la salida Q3, como se ilustra en la Figura 9.5. Después del cuarto impulso de reloj CLK4, el bit más a la derecha, 0, está en la salida Q3. Si se aplica un quinto impulso de reloj, CLK5, el segundo bit aparecerá en la salida Q3. El impulso de reloj CLK6 desplaza el tercer bit a la salida y el séptimo impulso de reloj (CLK7) desplaza el cuarto bit a la salida. Observe que, mientras que los cuatro bits iniciales se desplazan a la salida, se pueden introducir otros bits de datos. En la figura se muestra cómo se ha desplazado una serie de ceros.

[pic 3]

[pic 4][pic 5]

[pic 6]

...

Descargar como  txt (5.3 Kb)   pdf (44.5 Kb)   docx (12.2 Kb)  
Leer 3 páginas más »
Disponible sólo en Essays.club